반가산기 및 전가산기
페이지 정보
작성일 22-11-09 15:48
본문
Download : 반가산기 및 전가산기.hwp
(2) 설계된 회로의 기능측정(測定)
2. 理論(이론)
다음과 같은 2진수 2개를 더하는 경우에 대해 고찰해 보자.
1111-xxxx-xxxx11+111111-xxxx-xxxx1-xxxx-xxxx………자리올림수 (Carry)………피가수 (Augend)………가수 (Addend)………합 (Sum)
최하위 비트를 더할 때 자리올림수가 없기 때문에 2개의 진수를 더해서 결과로 합과 다음 자리수로의 자리올림수를 출력으로 내면 된다 이러한 기능을 반가산기라 한다. …(省略)
반가산기및전가산기
순서
,공학기술,레포트
반가산기 및 전가산기를 통한 설계를 통해 조합논리회로의 설계방법 실험리포트입니다.
1. 목적
2. 理論(이론)
1) 반가산기 설계
2) 전가산기의 설계
1. 목적
(1) 반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부한다.반가산기및전가산기 , 반가산기 및 전가산기공학기술레포트 ,
레포트/공학기술
반가산기 및 전가산기
설명
다. 이러한 기능을 전가산기라 한다.
1) 반가산기 설계
입력 : A, B (피가수, 가수)
출력 : S (합), C (자리올림수)
기능 : A=B=-xxxx-xxxx 이면 S=C=-xxxx-xxxx
A, B중 하나만 1이면 S=1, C=-xxxx-xxxx
A=B=1이면 S=-xxxx-xxxx, C=1
(1) 입력과 출력 관계의 표현
표 5-1 반가산기의 진리표
입 력출 력ABSC-xxxx-xxxx-xxxx-xxxx-xxxx-xxxx-xxxx-xxxx-xxxx-xxxx11-xxxx-xxxx1-xxxx-xxxx1-xxxx-xxxx11-xxxx-xxxx1
S=A`·B+A·B`=A⊕B
C=A·B
표 5-2 반가산기의 Karnaugh 맵
S A
B-xxxx-xxxx1-xxxx-xxxx-xxxx-xxxx111-xxxx-xxxx S A
B-xxxx-xxxx1-xxxx-xxxx-xxxx-xxxx-xxxx-xxxx1-xxxx-xxxx1
(2) 간략화
더 이상 간략화되지 않는다.
Download : 반가산기 및 전가산기.hwp( 44 )




반가산기 및 전가산기를 통한 설계를 통해 조합논리회로의 설계방법 실험리포트입니다.
그러나 상위의 자리수를 더할 때는 피가수, 가수 및 아랫자리에서 올라온 자리올림수까지 3개의 2진수를 더해서 결과로 합과 자리올림수를 출력으로 내야 한다.