[전자] 정전압 회로(전자工學 實驗)
페이지 정보
작성일 21-10-27 20:54
본문
Download : 정전압 회로.hwp
ADJ(7800 계열의 GND 단자에 대응) 단자의 전류 IADJ는 최대 100㎂ 정도인데 일반적으로 회로 해석시 무시해도 그 오차는 매우 적다. R2는 출력전압 조정용 저항이며 이것을 가변시켜 출력전압을 change(변화)시킨다.
정전압 회로에 대한 실험 내용이구요...정리가 잘되어 있어서 보시기에도 좋을꺼에요~ 확인하시구 활용해 보세여~
설명
순서
보시기에도 좋을꺼에요~ 확인하시구 활용해 보세여~
[전자] 정전압 회로(전자工學 實驗)
레포트 > 공학,기술계열
Download : 정전압 회로.hwp( 29 )





출력전압 조정을 위해 분안기로 형성된 두 개의 저항 R1, R2를 외부에서 부가하여야 한다. 출력전압 VO를 유도하면 다음과 같다. 이 회로형태에서 출력과 조정단자(ADJ 단자)간의 전압인 기준전압 VREF = 2.5V 가 되도록 설계되어 있다 그러므로 주어진 R1에 대해 R1에 흐르는 전류 I1도 일정하게 된다.
정전압 회로에 대한 實驗 내용이구요...정리(整理) 가 잘되어 있어서
전자, 전압, 실험, 보고서
다. R1이 I1을 결정하므로 이 저항을 전류고정용 저항(Current Set Resistor) 혹은 Program Resistor 라며 일반적으로 240Ω 정도를 사용한다.